TI中文支持网
TI专业的中文技术问题搜集分享网站

N65DP159问题求助

我们在使用SN65DP159作为XILINX HDMI 2.0发送Retimer时遇到了一些问题,硬件开发平台基于Xilinx的K7-325T,HDMI TX的设计参考的Xilinx KC705的HDMI FMC子卡,Xilinx的设计也是使用了SN65DP159这款芯片作为发送的Retimer。

 

        问题描述如下:

        从直观的信号上看,FPGA发送至SN65DP159的HDMI信号正常(时钟频率正确,有数据信号),然而SN65DP159输出的数据通路上也有内容,然而时钟信号却消失了,想问一下是什么样的可能性会导致这种现象发生?另外,发送端能够接收到完整的EDID信息,DDC通路应该不会有什么问题,SN65DP159上显示HDMI2.0必须打开DDC Traning,这个是SN65DP159会解析EDID,还是有其它握手信号?。

Kailyn Chen:

您好,有没有将0XBh的bit TMDS_CLOCK_RATIO_STATUS 配置为1为HDMI2.0 mode?
如果这位配置为0的话为HDMI1.4. 所以check下这个寄存器。
另外,目前遇到的问题是,经过SN65DP159之后,clock信号没输出,data输出正常? 有没有设置合理的终端匹配?

jerry cai52:

回复 Kailyn Chen:

 您好!

       1.对寄存器0x0B的配置是按照手册的要求配置的,bit TMDS_CLOCK_RATIO_STATUS 配置为1为HDMI2.0 mode。

       2.目前的问题的确是HDMI信号经过SN65DP159之后,clock信号没有输出,data有输出。接收端使用的是自己做的HDMI接收板,该接收板经过验证在主机输出HDMI 2.0时能够正常工作。

赞(0)
未经允许不得转载:TI中文支持网 » N65DP159问题求助
分享到: 更多 (0)