
DSP通过EMIF16与FPGA通信,读写时钟配置问题
6657芯片EMIF16与FPGA通信,图像从FPGA传到DSP,通过EDMA搬运,再传回FPGA。FPGA使用WE和 CE作为读写判断信号。 请问CE和WE要怎么单独配置吗,抓取的信号跟手册的读写信号完全不一样。因为这俩信号的问题导致图像...
6657芯片EMIF16与FPGA通信,图像从FPGA传到DSP,通过EDMA搬运,再传回FPGA。FPGA使用WE和 CE作为读写判断信号。 请问CE和WE要怎么单独配置吗,抓取的信号跟手册的读写信号完全不一样。因为这俩信号的问题导致图像...
您好: 请教下大家,最近在使用F28M35X设备,在调试I2C外围设备时遇到了一些问题,I2C设备为LTC2946。 设置I2C输出为750kbps,发现I2C总线的时钟SCL上升沿上拉缓慢,而且高低电平比例不符合预期(F28M35设备M核...
请问使用Opencl库,调用DSP进行逻辑运算(例如与,或),性能会比同等数据量的乘法,加法慢吗,是否有例子与实际测试数据? 感谢。 Nancy Wang: 没有找到相关的性能对比测试,看一下以下的optimization tips是否有帮...
各位好,我在使用am5718,现在遇到了如下问题: 1、am5718的dsp运行sys/bios,使用如下函数配置了一个gpio1_27的上升沿输入中断,当给这个端口输入上升沿信号时,结果dsp上没有进入中断回调函数BspGpioCb_AD...
CCS版本为8.3.1。在edit界面不显示problem窗口,点击右上角的view – problem也没用。但是在debug界面可以正常显示problem窗口。不知道怎么可以解决呢? 附:console窗口在edit界面与d...
错误信息 C28xx: File Loader: Verification failed: Values at address 0x02000@Program do not match Please verify target memory...
我们采用SDK3.07—-TI开发板(配置采用tda2xx_evm_linux_all) 设备在启动加载多核时 概率性出现 以下崩溃信息, 概率性约有10% (SDK直接采用官网下载 没有做过任何修改&nb...
TI工程师您好! 我很久之前有在TI官网上找到一个TI官方的DEMO的贴子 ,这个贴子主要内容是由TL494构成的双向锂电池充放电DC-DC。主控使用DSP控制,然后每个通道的DC-DC由494构成电路,一块板上有8个通道。我现在想找这个贴...
您好! 最近在研究66ak2e05开发板上 同构核以及异构核间数据传输的相关问题,主要是 arm 和 dsp 以及 arm 和arm 之间的数据传输,有没有相关的文档介绍了这部分内容。 Shine: ...
您好! 最近在研究66ak2e05开发板上 同构核以及异构核间数据传输的相关问题,主要是 arm 和 dsp 以及 arm 和arm 之间的数据传输,有没有相关的文档介绍了这部分内容。 Shine: ...