TI中文支持网
TI专业的中文技术问题搜集分享网站

LMH7324: 输出异常

Part Number:LMH7324

LMH7324接法如下图:

输入1KHz,高电平4.5V,低电平0V的正弦波,比较阈值VDAC设置为1V,

示波器测试2脚和3脚,波形如下:

高电平为1.96V,低电平为1.56V。

手册给出的是高电平为1.4V,低电平为1.0V。

已经把连接后级的电容去掉。

请问哪里有问题?

Amy Luo:

您好,

测量时,您实测PPA2V5_T是多少?

PN5V_C是-5V,PPA7V是+7V 是吗?

,

yatao guo:

PPA2V5_T是2.56V,PN5V_C是-5.02V,PPA7V是7.02V。

后面我把PPA7V改成了 Figure 19. ANALOG TO LVDS 中标示的5V(实测4.99V),也没变化。

,

Amy Luo:

我用TINA仿真是可以的,您测了几块板子是这种情况?您使用的IC是从哪里购买的呢

,

yatao guo:

测试了3块板子都是这个情况,后面我把VCCO调整为2.0V,输出的高低电平就和手册一致了。

有另外两个问题想请教一下:

1、没有用到的比较器通道,输入输出应该怎么接?如下接法是否可以(输入都接地,输出悬空)?

2、比较器LMH7324的输出信号串联0欧姆电阻后,接到Xilinx FPGA的差分IO上(已配置为LVDS,端阻100Ω),用示波器再测试比较器的输出信号,结果输出信号变成了1.5V的直流电平。这是为什么?

,

Amy Luo:

1、因为每个通道的LMH7324电源、地、输入、输出管脚都是独立的,理论上不需要通道的所有管脚都是可以悬空的,这样不使用的通道不会消耗任何功率,但是从ESD保护的角度来看,建议将未使用的输入管脚都短接至地

2、看下面EVM板说明,似乎Q和Q非两个输出需要通过电阻连接到VEE,输出才有效,但是我现在也没弄明白这个电阻是怎样选值的,您可以先看下,我再研究研究这块

https://www.ti.com.cn/cn/lit/an/zhca320/zhca320.pdf

赞(0)
未经允许不得转载:TI中文支持网 » LMH7324: 输出异常
分享到: 更多 (0)