Part Number:LMH7324
I use LMH7324 for TDC (Time to digital converter) measurement application.
1. Take one of the (1/4 channel)comparators as an example, the negative end is amplified by the DAC through the op amp as the threshold of the comparator, and the positive end is the input signal. The positive end signal is as follows.

2. There is no problem with input signal amplification.
3. However, LVDS output of LMH7324 is noisy, as shown in the figure below

4. It was found that LDO output ±2.5V also oscillated and the noise was very high.

5.The circuit diagram of LMH 7324 is shown below

Does anyone know what causes the shock? There is no problem in the separate test of the power module。
Amy Luo:
您好,
LMH7324的供电电压VCCI=5V,VCCO=2.5V,VEE=-5V是吗?即ANALOG TO LVDS的应用?
您的意思是LMH7324的输出基线振荡是吗?其输出高低电平幅值是正确的吗?因为上图中是绿色字体看不清;
LMH7324的两输入信号可以附上示波器波形吗?
LMH7324的两输出都是通过240Ω电阻接地了是吗?R62、C98、C99是没有焊接的?
四路比较器都是相同的现象?
,
Steve Sun:
电压设置是VCCI=2.5V,VCCO=2.5V,VEE=-2.5V 这里是参考评估版的设计
LMH7324的是输出基线振荡;
输出电平幅值是正确的;
通过了240欧接地,R62没有焊接 C98 99 是用0欧短接上的
,
Amy Luo:
您将L8、L9、L36、L37换成0Ω电阻再看输出怎样?
,
Steve Sun:
我把前端都断开了,也就是没有输入信号,还是会有这样的情况出现。
,
Amy Luo:
您是否将L8、L9、L36、L37换成0Ω电阻了?
这个demo板设计VCCO用于5V电源电压,后面的电阻R4、 R1, R2, R5, R10, R11, R12也与VCCO的电压有关,VCCO=5V时,R4 =360,而R1,R2,R5,R10,R11, R12 = 240;VCCO=12V时,R4=750,而其他的为500;您将VCCO改用5V供电输出怎样?
另外注意输出端是50Ω的负载以匹配阻抗,输出基线振荡,看下是不是示波器探头的原因?其输入阻抗是否为50Ω Ω
,
Steve Sun:
这里的电感是参考文档 Considerations for High-Gain Multistage Designs;
我的输出是LVDS 输出电压是2.5V 应该也没有问题吧。不需要VCCO = 5.0V;
输出端我直接通过连接器接到FPGA里;
示波器探头没有问题,输入阻抗没有问题。请问输入端需不需要接50欧接地
,
Amy Luo:
Steve Sun 说:请问输入端需不需要接50欧接地
需要;
输出端断开与后级电路的连接,通过50Ω探头测量是否振荡?输出基线和供电电压是否还振荡?
,
Steve Sun:
输出后面本来就是断开的。我加了50欧电阻 但是电阻不是靠近输入端可以吗?
,
Amy Luo:
50Ω电阻需要靠近LMH7324的输入端,以匹配信号源或信号线上的阻抗50Ω
TI中文支持网




