关于 多核并行 数据存放在 LL2 和 DDR3 的区别
我在移植一个算法到6678上,跑的是sys/bios 系统 ,核间IPC 使用的是Notify和信号量; 目前场景是 buf[128][1024] 分配到DDR3 由核0读入数据后 再通知其他核 其他和利用buf中的数据进行计算...
我在移植一个算法到6678上,跑的是sys/bios 系统 ,核间IPC 使用的是Notify和信号量; 目前场景是 buf[128][1024] 分配到DDR3 由核0读入数据后 再通知其他核 其他和利用buf中的数据进行计算...
#include <ti/omp/omp.h>#include <stdio.h>#include <stdlib.h>#include <c6x.h>void test(){ int a =...
各位工程师们,大家好 现在手头上一个项目采用DDR3+AM3354方案,但是DDR3芯片端的选通信号LDQS(LDQS#)和UDQS(UDQS#)两者搞反了,请问这样是否会影响DDR3数据的访问?如有影响,是否可以从驱动配置上进行更改? 希...
您好, AM5728 Demo板上看到EMIF控制器目前挂接了4片256GBx16bit的DDR3颗粒,原理图上显示有A15地址未使用,我们参考该原理图设计了4片512GBx16的DD...
C6655 DDR3 LEVELING,所用DDR型号是MT41K256M16TW-107,在计算表格DDR3 Register Calc v4中找不到相关的芯片,如果将Device and speed grade设置成User Defin...

关于8168这个平台,我司有个大客户采用该平台做了一款电子视频会议方面的产品,在测试过程中遇到了问题,加载视频采集的时候,可以显示图像,但是过了一段时间后会出错(出现的时间不固定,几分钟或者几个小时),出错后屏幕无显示,并且会打印出以下错误...
我是个DSP新手,还没入门,用6678的EVM调试SRIO ,例程为网上下载的Keystone例程,调试出现下面的情况: Enable Exception handling… External exception happene...

你好,我们的板是AM3358BZCZ80+MT41J256M16JT-125, 使用TI的用于DDR software level的MLO是,超级终端乱码. 我的主晶振是25MHz的,是否可以提供一个基于25MHz的MLO给我们进行DDR3...
大家好! 自己的板卡,外挂4片,总共2GB的DDR3,6678DDR遇到一个问题,初始化后,DDR可以正确的读写,但当写0x80000000~0xBFFFFFFF时,同时也写0xC0000000~0...
请问C66XX如何加密? Shine: Netcp中的SA可以支持加解密,具体参考Netcp手册所述。http://www.ti.com/lit/ug/sprugz6/sprugz6.pdf