TI中文支持网
TI专业的中文技术问题搜集分享网站

CEDE62005时钟芯片配置以及6657官板时钟分配问题

用的仿真器配置,具体的配置如下图。紫色线出来的是一个500MHz的时钟,然后分频需要100MHz、50MHz、125MHz,最后还需要给DSP6657的SRIO供156.25MHz,请问怎么分配呢?我看分频出不来。

还有官板上的62005是连了四路,SRIO /PCIE /DSPCORE /DSPDDR,请问那四路具体的时钟频率是多少呢?

谢谢各位了~

Seasat Liu:

这样是配置不出156.25M的输出频率的

Seasat Liu:

回复 Seasat Liu:

都是整数分频的芯片。需要VCO的频率和输出频率有分频的关系

赞(0)
未经允许不得转载:TI中文支持网 » CEDE62005时钟芯片配置以及6657官板时钟分配问题
分享到: 更多 (0)