TI中文支持网
TI专业的中文技术问题搜集分享网站

6748上电之后电流回达到1.4A左右,但在外部给了复位信号之后,回复正常为300mA.(板上还有其他芯片,300mA为正常)

自己设计的硬件电路,6748的复位信号和EMIFA与FPGA相连,6748启动时,FPGA不给复位信号时,整个板子电流会很大(此时6748能正常工作),但FPGA给了复位信号之后,板子电流恢复正常。电源芯片用的TI的TPS650250,电流很大时,电路板上的其他芯片有时候都不能启动。

Denny%20Yang99373:

分别测测各个电源轨  看看什么导致了大电流

Tony Tang:

zhongbin shen6748启动时,FPGA不给复位信号时,整个板子电流会很大

不给复位信号时,RESET是高还是低啊?

EricSun:

很有可能是DSP的IO与FPGA IO的方向冲突造成的。

yin zhen:

如果可以的话,给dsp的复位信号加个1k下拉电阻,确保fpga未操作时处于低电平。再试试看。

user4908789:

回复 EricSun:

您好,有问题想咨询您一下,当C6748与Nandflash连接后,R/B、RE、CE、ALE、CLE、WE、WP这7个管脚,在上电时各个管脚的电平情况,以及加载nandwrite.out后运行时这7个管脚的情况。我这边的情况是上电后所有的均为高电平,加载nandwrite.out后CLE为低电平。但是我的目的想ALE=0,CLE=1。有谁知道这是怎么回事,问题都在哪?谢谢。如果您方便的话可以截下您的dsp和NANDFLASH硬件连接。

赞(0)
未经允许不得转载:TI中文支持网 » 6748上电之后电流回达到1.4A左右,但在外部给了复位信号之后,回复正常为300mA.(板上还有其他芯片,300mA为正常)
分享到: 更多 (0)