我现在在做DM6467T的一个设计,因为需要和FPGA通信同时也需要在DSP外接一个nandFLash,所以遇到emif口数据总线的复用问题,将nandlash映射到CS2,FPGA映射到CS3和CS4。
我想知道在片选使用nandflash时,FPGA引脚的状态会不会对emif口信号有影响,会不会出现总线竞争的问题?
Chris Meng:
你好,
FPGA在没有被选中(CS无效)的时候,和EMIF相接的数据和地址线是否能处于高阻状态,如果可以,这样就不会有影响。
我现在在做DM6467T的一个设计,因为需要和FPGA通信同时也需要在DSP外接一个nandFLash,所以遇到emif口数据总线的复用问题,将nandlash映射到CS2,FPGA映射到CS3和CS4。
我想知道在片选使用nandflash时,FPGA引脚的状态会不会对emif口信号有影响,会不会出现总线竞争的问题?
你好,
FPGA在没有被选中(CS无效)的时候,和EMIF相接的数据和地址线是否能处于高阻状态,如果可以,这样就不会有影响。
TMS320C6747: EMIFA的异步读\写速率问题(Asynchronous Read\Write rate Issues in EMIFA)
TMS320C6747: EMIFA的异步读\写速率问题(Asynchronous Read\Write rate Issues in EMIFA)
TMDSCNCD28388D: EMIF总线异步接口中的RNW与OE,WE的区别
AWR2243: AWR2243的csi2配置
TMS320F28388D: 关于EMIF外接SDRAM问题