TI中文支持网
TI专业的中文技术问题搜集分享网站

TCA9509: 接上TCA9509时,导致主控时钟和数据的输出波形异常,但TCA9509的输出电平是正常

Other Parts Discussed in Thread:TCA9509, TCA9617A

具体的异常波形如下所示:

这个电压值大概在:750mV,持续时间340nS;

靠近CPU那一边的测试出现这个波形,去掉这个芯片CPU输出波形正常;

应用在3.3V转5V的场景下。

更改外部上拉电阻值、去掉电阻都不会改善。

请问造成这个现象的原因是什么?

Amy Luo:

您好,
您可以附上您的应用的电路图吗

,

Marvellous Liu:

电路如上图

,

Kailyn Chen:

您好,您这个波形是主控端的SCL和data的波形是吗?但TCA9509的输出端测试波形都是没问题的,是这个意思吗?
看起来像是阻抗不连续导致波形出现台阶现象.

,

Amy Luo:

您好,

根据TCA9509数据手册10.1 Application Information的描述,在从ACK处会有一个台阶(见数据手册Figure1),但是看您的波形更符合TCA9617A数据手册中Figure 8的波形,如下截图,您确认您使用的型号是TCA9509?

,

Marvellous Liu:

TCA9509DGKR,我使用的就是这个芯片;另外这个芯片上面截图对应的文档链接是什么?

现在的波形就是上面图中的,请问是为什么?

,

Marvellous Liu:

我认为不是,这个电压是稳定的一个电压,持续时间较长,并不是一个振铃电压,而是平台电压。走线很短,IIC频率100K,我不认为这是阻抗问题导致的。

,

Amy Luo:

上面的波形是TCA9617A数据手册中Figure 8的波形,不是TCA9509数据手册中的,我再确认下您测得的波形是否正常

,

Marvellous Liu:

我的异常波形,不论是GD的芯片还是ST的芯片连接到IIC中继器,都会存在这样的问题。

,

Kailyn Chen:

您好, 是的 ,不是阻抗问题导致的原因,建议您看下这个帖子, 美国工程师给出了非常详细的对于这类I2C buffer出现此现象的解释:
e2e.ti.com/…/tca9617a-pedestal-and-inverted-pedestal-of-9617a

,

Marvellous Liu:

那就是TCA9509也存在这个问题,有没有芯片不存在这个问题,可以推荐一颗,做IIC电压转换的。

,

Kailyn Chen:

您好, 这个应该是I2C buffer的一个副作用, 我看了下几款I2C buffer的电平转换,在数据手册的波形中, 基本上B侧都会出现这个台阶问题. 就像上面帖子中提到的B测使用的是静态偏移量, 目的是将Vol设置为高于VIl,这样有助于支持双向通信.
所以只要pedestal 幅值足够低, 设备认为这段仍为低电平, 通常这个现象不会引起问题. 目前通信过程中出现问题了没?

,

Marvellous Liu:

目前确实没有问题,可以正常使用。

,

Kailyn Chen:

嗯,非常感谢您的反馈,如果有任何问题,可随时发帖咨询。 

赞(0)
未经允许不得转载:TI中文支持网 » TCA9509: 接上TCA9509时,导致主控时钟和数据的输出波形异常,但TCA9509的输出电平是正常
分享到: 更多 (0)