TI中文支持网
TI专业的中文技术问题咨询交流网站

TPA3116D2的问题

TPA3116的数据手册 7.3.7节提到:
The impedance seen at the inputs should be limeted to an RC time constant of 1ms or less if possible.

请问从输入看到的阻抗指的是什么,是从芯片音频输入引脚向芯片内部看,还是向外部看?

手册上提到芯片音频输入端的输入电阻是随 增益的变化而改变的。RC的R就是输入电阻,C就是隔直的电容吗?

如果是这样,Table2 Recommanded input AC-Coupling Capacitors中的,RC都是90ms左右,感觉不对劲啊。

Kailyn Chen:

您好,不论是7.3.7 还是Table 2介绍的输入阻抗都指的是从输入端向芯片内部看的输入等效电阻。 

7.3.7介绍的输入阻抗会收到RC 时间常数的限制,需要控制在1ms之内,我理解的是输入端没有外加其他电阻电路,只是芯片内部的输入等效阻抗。

而7.3.2介绍的输入阻抗随着输入电阻的变化而变化,是因为输入端外加了控制增益的电阻,这样的话,整个等效输入电阻,也就是输入阻抗是变化的了。此时的输入阻抗是加了控制增益电阻之后,从增益电阻看进去的等效阻抗。所以应该是不矛盾的。 

Amy Luo:

您好,感谢您对TI产品的关注!

我补充下,使参数更明了一些

数据手册7.3.2 Input Impedance中提到的输入阻抗应该是指数据手册图28中芯片内部的Zi,因为调节Zf和Zi的比值,可以调节增益,因此改变增益会改变输入阻抗。

7.3.7 Differential Inputs提到的The impedance seen at the inputs should be limeted to an RC time constant of 1ms or less if possible.

这里的在输入端输入的阻抗是指芯片外部的输入阻抗R(我用R代指),包括PCB走线和串接的电阻。因为是电容Ci耦合输入,输入信号就会对Ci充电,这个充电时间常数RC指的是耦合电容Ci和芯片外部的输入阻抗R形成的时间常数。

user1151164:

回复 Amy Luo:

你好,谢谢回复。我之前是在21ic提的这个问题。现在就转到这里直接提问了。

Zi是随增益变化的,这个是可以理解的。

芯片上电的时候,假设Ci的左端是接地(输入音频信号是单端信号,差分输入脚有一个交流接地)。Ci应该是被充电到3V(手册中提到模拟音频输入脚有3V的偏置)。这个充电路径必然是图28的运放输出端经过Zf和Zi给Ci充电。

这个时间常数必然大于1ms。

赞(0)
未经允许不得转载:TI中文支持网 » TPA3116D2的问题
分享到: 更多 (0)