TI中文支持网
TI专业的中文技术问题搜集分享网站

ADC采样周期问题-F28377D芯片

 你好,再打扰一下,adc通过epwm周期采样之后,adc自己的寄存器ADCCTL2.PRESCALE又对系统时钟进行分频是什么意思,是再次对epwm的周期分频了吗还是?这里是用这个时钟做其他功能

Susan Yang:

您可以看一下数据手册的 Figure 5-7. Clocking System

www.ti.com/…/tms320f28377d.pdf

以及Table 5-42. ADC Operating Conditions (16-Bit Differential Mode)/Table 5-44. ADC Operating Conditions (12-Bit Single-Ended Mode)

ADCCLK (derived from PERx.SYSCLK)为 5-50 MHz

user6258195:

回复 Susan Yang:

你好这个问题也不是很难,不能讲一下吗 ADCCLK的作用

Susan Yang:

回复 user6258195:

现在您的系统时钟是多少?例如系统时钟100Mhz,根据数据手册内的要求ADCCLK (derived from PERx.SYSCLK)为 5-50 MHz,即最大为50Mhz,所以需要在系统时钟的基础上进行分频。

user6258195:

回复 Susan Yang:

你好 是的100mhz,我这里想问的是这里的adcclk跟adc的采样周期有关系吗,我这里设置的是epwm触发adc采样,不是看的是epwm的频率吗

user6258195:

回复 Susan Yang:

好的谢谢了

Susan Yang:

回复 user6258195:

很高兴能帮到您!

赞(0)
未经允许不得转载:TI中文支持网 » ADC采样周期问题-F28377D芯片
分享到: 更多 (0)