TI中文支持网
TI专业的中文技术问题搜集分享网站

DSP+FPGA的上电顺序该如何处理?

DSP(F2812)+FPGA(EP4C22)的上电顺序该如何处理?

Frank Xiao:

你好,DSP和FPGA芯片手册分别有各自的上电顺序,至于两者的先后顺序,根据你的情况来定,谢谢。

你还是问怎么实现?

Chen Chao2:

回复 Frank Xiao:

恩,谢谢。

1、现在用的是EP4CE22E22C8N的FPGA,其PDF上指出其能够以任何顺序上电或关断VCCINT、VCCA和VCCIO管脚,两者的先后顺序是一般是从哪些方面来确定的呢(即DSP的3.3V和1.8V会不会交叉在FPGA的几个供电电压之间呢)?

2、DSP F2812+FPGA系统供电是如何从5V按照一定的顺序实现DSP的3.3V、1.8V以及FPGA的3.3V、2.5V和1.2V的呢?

Frank Xiao:

回复 Chen Chao2:

1、这个问题应该没有具体的规定,只是单一芯片,肯定是内核先与外设上电,谢谢。

Frank Xiao:

回复 Chen Chao2:

2.具体实现方法有很多种,因为很多电源芯片都有使能脚,可以通过RC延时电路来实现不同的上电时序,当然也可以使用LM3880,不仅可以实现上电的时序,下电也是有时序的,而且使用比较简单,可以考虑,谢谢。

Chen Chao2:

回复 Frank Xiao:

谢谢

HG:

回复 Chen Chao2:

你好!

1,FPGA与普通芯片不同,他的除了主控供电、IO供电外还有各个分 bank 供电,假如你用不到的话,你甚至不供电也没有问题。

FPGA并没有严格的分区上电说明,但是实际上 IO电平一般都高于主控电平。一旦用到系统中,一般互联IO是应该电平一致的。

DSP会有自己更加严格的上电时序要求。

2,其实很简单你只要理解电路延时以及升压曲线,那么时序自然就可控了。

赞(0)
未经允许不得转载:TI中文支持网 » DSP+FPGA的上电顺序该如何处理?
分享到: 更多 (0)