dsp和fpga通过xintf总线连接,通过dma对fpga进行读写的时候,用fpga内部逻辑分析仪观测到在dsp写WE低电平时候,数据总线上的数据会有跳动。(见附件)
第一行数据为 XD(16位)
第二行数据为XA(6位)
第三行数据为WE
第四行数据位RD
dsp和fpga通过xintf总线连接,通过dma对fpga进行读写的时候,用fpga内部逻辑分析仪观测到在dsp写WE低电平时候,数据总线上的数据会有跳动。(见附件)
第一行数据为 XD(16位)
第二行数据为XA(6位)
第三行数据为WE
第四行数据位RD
TMS320F28384S: 烧录仿真器连接失败
TMS320F28P659DK-Q1: CLA call fmodf function
TMS320F28034: 在初始化的时候,调用delay_us函数进入非法中断
TMS320F280049C: 数据在debug模式下和release模式下读取不一致
TMS320F28377D: ePWM 使用上升下降模式 进行调制时出现异常驱动