如题。准备使用这个芯片
MichaelSheep:
你好
手册第三页有详细的指标。VIH VIL VOH VOL以及DIGITAL POWER 范围都有。
fuwenjia:
回复 MichaelSheep:
谢谢。正是看到手册上其数字接口的Vih的范围,才有点疑问。因为查到的5V CMOS逻辑电路的输入高电平是要求大于0.7*Vcc(5V供电时是3.5V),手册上是要求大于0.8*VDD(5V供电时是4V)。要把FPGA I/O输出的3.3V转换以后连接到DDC112,对转换芯片要求就严了。
如题。准备使用这个芯片
你好
手册第三页有详细的指标。VIH VIL VOH VOL以及DIGITAL POWER 范围都有。
回复 MichaelSheep:
谢谢。正是看到手册上其数字接口的Vih的范围,才有点疑问。因为查到的5V CMOS逻辑电路的输入高电平是要求大于0.7*Vcc(5V供电时是3.5V),手册上是要求大于0.8*VDD(5V供电时是4V)。要把FPGA I/O输出的3.3V转换以后连接到DDC112,对转换芯片要求就严了。
TMS320C6747: EMIFA的异步读\写速率问题(Asynchronous Read\Write rate Issues in EMIFA)
TMS320C6747: EMIFA的异步读\写速率问题(Asynchronous Read\Write rate Issues in EMIFA)
AWR2243: AWR2243的csi2配置
AFE5832: 适用于智能超声波探头的高度集成信号链解决方案 TX7332 和 AFE5832LP
DLP2021-Q1: Interrupt & HOST_IRQ
DLP3021-Q1: Monitoring strategy for detecting faults in volatile and non-volatile memories