
LMK04821: OSCIN输入10M时钟,PLL2无法锁定
Part Number:LMK04821 外部硬件设计OSCin输入10M,PLL2无法锁定,具体参数设计及外部环路滤波如图,请熟悉该问题或此芯片应用的工程师帮忙解答或提供思路,期待您的回复 Daniel: 您好 已经收到了您的案例,调查需...

Part Number:LMK04821 外部硬件设计OSCin输入10M,PLL2无法锁定,具体参数设计及外部环路滤波如图,请熟悉该问题或此芯片应用的工程师帮忙解答或提供思路,期待您的回复 Daniel: 您好 已经收到了您的案例,调查需...

Part Number:LMK04821Other Parts Discussed in Thread: LMK04826, LMK04828 LMK04821能否和LMK04826/8直接兼容,外围电路是否需要修改?除了VCO输出频率不同...
Part Number:DAC38J84Other Parts Discussed in Thread:LMK04821, , LMK04828 我在使用自己设计的PCB,LMK04821提供DAC38J84的时钟源,输出频率为245.76...

Part Number:LMK04821 在调试过程中,发现OSCIN没有时钟输入的时候,LMK04821依然有时钟输出,这个现象正常吗?恢复250M的时钟后,JESD204B出现建链异常的问题。 主要的疑虑是:为什么没有时钟输入的时候,L...

Part Number:AFE58JD48Other Parts Discussed in Thread:LMK04821, 各位有人用过AFE58JD48吗,我在FPGA里面例化了8个jesd204B的ip核同步接收8块AFE芯片的信号,...

Part Number:LMK04821 我们使用LMK04821芯片的单PLL模式,从OSCin输入125Mhz的差分时钟,配置参数如下。 测试中发现,输出的时钟频率基本上是对的,但PLL2不能lock。 请问可能是什么原因?需要如何调查...
Part Number:LMK04821 LMK04821问题: 1、两级锁相环的分频器输出波形占空比不是50%,基本为(n-1):1; 2、PLL1无法锁定; 3、PLL2在特定鉴相频率下能锁定; 4、拉SYNC管脚对齐device cl...

Part Number:LMK04821 问题反馈: 我司使用贵司LMK04821NKDT芯片,焊接10片板子,同一批有3片无法通过SPI建立通讯配置时钟芯片。 用功能OK板子交叉验证后,正常的板子也无法使用了。 LMK04821NKDT ...
Part Number:LMK04821 如何设计lmk04821时钟补偿电路以及参数的计算 Kailyn Chen: 您好,您现在是遇到了什么问题了吗,需要时钟补偿电路?是否输出频率偏差很大还是其他问题? , ?? ?: 现在是在设计阶段...

Part Number:LMK04821 我这边使用lmk04821,工作在Dual-pll cascaded zero-delay mode, TICS pro配置文件为lmk04821_config.tcs,参考时钟输入为10MHz、5...