关于CDCE62005的PLL_LOCK和输出频率
我的板子上有两片CDCE62005,其中一片的参考时钟是通过晶体给AUXIN,工作状况一直良好。另一片的参考是通过差分时钟输入priclk,工作很不稳定,主要有两方面的问题: 1、我将PLL_LOCK引至一个发光二极管,并串联电阻接地,理论...
我的板子上有两片CDCE62005,其中一片的参考时钟是通过晶体给AUXIN,工作状况一直良好。另一片的参考是通过差分时钟输入priclk,工作很不稳定,主要有两方面的问题: 1、我将PLL_LOCK引至一个发光二极管,并串联电阻接地,理论...
CDCE62005EVM Evaluation Board上看到板子附带的软件可以通过SPI口改写参数。我们自己编程序运行计算机上,能够通过USB口实时通过SPI控制开发板的输出吗?直接灵活控制开发板吗? 本质也就是TI在销售开发板时会开放...
大家好,通过SPI接口往CDCE62005的RAM寄存器写入配置数据,一共八个寄存器,请问什么时候这个寄存器的配置生效?每写一个就生效吗,还是要八个寄存器写完之后才生效? guoping Lee: 回复 Robin Feng: 多谢

使用cdce62005的过程中,使用默认配置,发现其在25M参考时钟输入的情况下不能锁定,只能在23.9-24.8MHz的参考时钟输入范围内锁定。 这个锁定范围太窄,而且由此反推出的cdce62005的low range的VCO频率范围为远...

我买了TI 的DAC34H84EVM开发板,板上有一片CDCE62005的时钟芯片,但是对输入频率VCO锁定范围很窄,还不到1M,VCO的两个range居然不连续。我想用原子钟给62005做时钟参考,是10Mz的信号,但是分频比怎么调都不能...