TI中文支持网
TI专业的中文技术问题搜集分享网站

标签:ADC12DJ3200

第5页
ADC12DJ3200的lane rate怎么计算?-TI中文支持网
数据转换器

ADC12DJ3200的lane rate怎么计算?

Data Converters阅读(517)赞(0)

我最近在看ADC12DJ3200,其datasheet中有关于sysref的计算方法,但是没有关于lane rate的说明,同系列的芯片手册上也没有说明。而lane rate又是使用JESD204B的IP核的重要参数,按照TI的教学视频中(...

ADC12DJ3200数据转换问题-TI中文支持网
数据转换器

ADC12DJ3200数据转换问题

Data Converters阅读(245)赞(0)

adc采样是12bits 3Gsps,采用jmode0模式,分8路serdes传给fpga。fpga内部时钟是150MHz,依据jmode0映射图案所以分成20路并行数据。现在adc测试输入是一cw波,fpga通过vivado抓数分析,对于...

数据转换器

关于adc12dj3200加电顺序问题

Data Converters阅读(408)赞(0)

最近在使用adc12dj3200做设计,该芯片使用两种电压:1.9V与1.1V。手册上推荐1.9V先于1.1V上电。该上电顺序是必须要准守的吗?如果没有按照推荐的上电顺序设计,此芯片能否正常工作?谢谢 xyz549040622: 既然手册专...

数据转换器

关于adc12dj3200前端输入模拟信号电路咨询

Data Converters阅读(325)赞(0)

最近在使用adc12dj3200做设计,前端输入模拟信号电路设计,器件手册里面推荐了使用Balun以及balun的型号。我想使用差分运放,不知道行不行?大家有没有推荐的运放型号,谢谢。 Seasat Liu: 一般不建议。看你的信号的最高频...

数据转换器

ADC12DJ3200杂散问题

Data Converters阅读(460)赞(0)

我在使用ADC12DJ3200做采样系统时,发现SFDR受限于交织杂散,在开了前景校准和offset filtering后,Fs/4和Fs/2处的杂散明显变小,但是Fs/2-Fin杂散仍然很大。请问有什么方法降低Fs/2-Fin处的杂散?多...