TI中文支持网
TI专业的中文技术问题搜集分享网站

标签:#希望得到确定回复

第4页
TLK1501: 概率性出现 RX_CLK 错位-TI中文支持网
接口/时钟

TLK1501: 概率性出现 RX_CLK 错位

user6144381阅读(138)赞(0)

Part Number:TLK1501 有个项目,用到了TLK1501,目前也有一个问题,不知道是哪里出了问题。方案如下: 1.我的这边作为接收端,发送端未使用,处于悬空状态(是否能悬空)? 2.时钟方案,由于发送端的时钟是35MHZ,所以...

接口/时钟

DP83TG720S-Q1: DP83TG720EVM-MC评估板

dongping he阅读(96)赞(0)

Part Number:DP83TG720S-Q1 你好,我们正在设计一款车载以太网转换器,参考评估版设计,目前就是关于source code这块有点问题,你能帮忙提供下你们评估版 DP83TG720EVM-MC 的源代码来进行参...

AM26LV32: 电阻值怎么计算-TI中文支持网
接口/时钟

AM26LV32: 电阻值怎么计算

longchang lv阅读(108)赞(0)

Part Number:AM26LV32 下图电路图中R1,R2,R3,R4电阻的值怎么计算? Kailyn Chen: 您好,您这个图是哪里的? 我看数据手册上driver和recevier端的连接,只需要加100ohm终端匹配电阻即可。...

DS16EV5110A: DS16EV5110A-TI中文支持网
接口/时钟

DS16EV5110A: DS16EV5110A

user6600074阅读(101)赞(0)

Part Number:DS16EV5110A 如图,dvi实处芯片,输出的8个信号线,数据手册上指导上拉电阻是50殴, 由于项目需要我把这8个电阻改成30欧了,输出的信号强度高了, 请问这样对芯片有什么负面影响吗,比如使用寿命,发热等。 ...

TLK2501: 收发测试 rxer时高时低-TI中文支持网
接口/时钟

TLK2501: 收发测试 rxer时高时低

yang yang阅读(111)赞(0)

Part Number:TLK2501 问题,两块板子2501收发测试,接收侧rx er经常拉高,数据也不对。 具体,接收端和发送段都是使用FPGA+2501结构。两个板子各自做光纤外部环回不会拉高rxer。发送段gtx clk为60m,e...

DS90CR285: MTD-TI中文支持网
接口/时钟

DS90CR285: MTD

user6600074阅读(145)赞(0)

Part Number:DS90CR285 我刚接触这个视频处理,这个cameralink遵循的时序标准,和 VESA的DMT一样吗?我怎么看代码里面写的1920*1080 的行场总宽度,消隐时间和DMT文档里面的不一样,这个camarel...