TI中文支持网
TI专业的中文技术问题搜集分享网站

DP83848YB: PHY与RJ45端子之间的电路,两个49.9Ω之间为什么需要接3.3V

Part Number:DP83848YBOther Parts Discussed in Thread:SN65CML100

 如图所示,两个49.9Ω之间为什么需要接3.3V

Kailyn Chen:

您好,49.9ohm接VDD的目的是建立合适的偏置电压。3.3V的VDD的话,Vbias=1.65V。

,

long ye:

为什么需要偏置到1.65V,通过内部分压偏置到1.65??

此芯片为电流型以太网PHY,变压器中间抽头接电源提供电流,偏置到1.65V由什么意义?

,

Kailyn Chen:

抱歉说错了,不是偏置到1.65V,是偏置到3.3V,RX+-需要偏置到3.3V,这个在datasheet中有描述:

另外,您这里提到了这款PHY是电流型的PHY,所以附上一篇关于功耗计算的应用手册:

www.ti.com/…/snla089b.pdf

,

long ye:

其实我想表达的是,电流型PHY,端口处使用 变压器,没有任何理由需要3.3V偏置;我不知道为什么TI的推荐电路里面需要这个3.3V偏置。

,

long ye:

Ti 有人能回答这个问题?

,

Kailyn Chen:

您好,抱歉回复晚了, DP83848的TD和RD是CML电平,CML和其他电平耦合时,需要上拉49.9ohm/50ohm到VCC。典型器件可以参考SN65CML100的数据手册有描述。另外,我这里也有CML和LVPECL AC耦合的典型应用:

,

long ye:

截图的文档能否分享下,谢谢

,

Kailyn Chen:

您好,请参考以下链接,是目前最新版本的:

https://www.ti.com.cn/cn/lit/an/scaa059c/scaa059c.pdf

,

long ye:

那是不是这么理解,当PHY外部不使用变压器时,而采用电容ac-coupling时,需要VDD偏置

如上图所示

,

Kailyn Chen:

不是的,看下CML driver的输出架构,它是由一个电压控制的电流源以及两个NMOS的集电极组成的差分对,或者说是开漏输出,开漏输出需要上拉才能输出逻辑高,否则只能逻辑低。截图的应用手册可以参考:https://www.ti.com/lit/an/slla120/slla120.pdf

,

long ye:

按你的理解,那变压器中间抽头的电源就没有实际意义了。

我的理解是:使用变压器时,中间抽头的电源作为CML的电流源头,类似上拉;使用电容耦合时,采用50Ω上拉VDD,提供电流

,

Kailyn Chen:

您好,您的理解是对的,这里只是将两个VDD分开了,有的电路直接将两个VDD接在一起了。

赞(0)
未经允许不得转载:TI中文支持网 » DP83848YB: PHY与RJ45端子之间的电路,两个49.9Ω之间为什么需要接3.3V
分享到: 更多 (0)

© 2025 TI中文支持网   网站地图 鲁ICP备2022002796号-1