使用tps2834驱动csd87350设计同步buck电路,用F5132的hi-res TimerD驱动TPS2834,频率1MHz。当MCU输出的波形占空比高于78%,tps2834的LOWDR引脚无波形输出,HIGHDR输出的波形正常,tps2834的datasheet上的rise/fall time 50ns,请问是波形的rise/fall time 导致的吗????
KW X:
亲;查一下三/五脚波形。
Liu Kissn:
回复 KW X:
3和5只是一个使能引脚,给高点平即可。有什么好看的,能解释一下吗?
Frank Xiao:
你好,猜测是开关频率较高,已1Mhz为例。 T=1000ns, Ton=220ns。rise and fall time =100ns。再加上死区时间,还是有可能的,谢谢。
看看能不能降频看看现象,谢谢。
Liu Kissn:
回复 Frank Xiao:
thank you for you reply。使用1Mhz频率,这样可以将电感尺寸做小。能不能推荐一款芯片,可以通过调节MCU的 PWM波来调节输出电压,工作频率最好在1MHz以上???
Frank Xiao:
回复 KW X:
你好,可以参考下TPS28226,谢谢。
Liu Kissn:
回复 Frank Xiao:
你好,这个问题可以通过改变Cboot的值解决吗???
Frank Xiao:
回复 Liu Kissn:
你好,不知道你有没有看过Cboot上的电压,Cboot是一个原因,占空比大了,Cboot上充电时间变短,放电时间变长,但是你的驱动信号上升下降时间占占空比的比例还是比较大的,还是很可能有问题,谢谢。
Frank Xiao:
回复 Frank Xiao:
你好,个人感觉如果是Cboot的原因,Cboot上不应该一点电压没有,谢谢。
Jason Shen:
boot电容是驱动上管的,现在是下管波形不对。
Jason Shen:
回复 Jason Shen:
如果想通过数字环路控制1MHz的环路,那么控制精度可能是个问题。
TI中文支持网




