hi,TI工程师:
我的模型是这样的:FPGA1–>925–>926–>FPGA2。现在链路通了,也大概能传数据,但是很不稳定。我看926手册有SSCG的控制寄存器,但这个功能怎么用,是直接设置寄存器就可以让时钟更稳定吗?请告知一二,或者给一些相关资料也可以。不胜感激
Kailyn Chen:
SSCG是时钟的展频技术,spread spectrum clock简称SSC。 是一种有效降低EMI的方法,主要是通过频率调制的手段将集中在窄频带范围内的能量分散到设定的宽频带范围,通过降低时钟在基频和奇次谐波频率的幅度(能量),达到降低系统EMI的目的。展频方式有很多中,有向上站频,中间展频,向下展频。 可以网上查一下有关SSC的更多信息。
目前您的系统不稳定,可以从EMI角度分析,将SSCG功能打开试试呢?
dachao zhang:
回复 Kailyn Chen:
嗯,我只要通过修改926的寄存器就可以了吗?比如设置0X2C=8‘h0B。
Kailyn Chen:
回复 dachao zhang:
是的,通过配置寄存器0X2C来控制SSCG的打开和设置。