TI中文支持网
TI专业的中文技术问题搜集分享网站

LMX2594 的 PLL频率锁定后,其Lock detect输出电平不稳定

Hi,

LMX2594的问题

  1. PLL频率锁定后,其Lock detect输出电平不稳定,目前反馈阻容是按照datasheet取值布局的,那可能的原因还有哪些呢?
  2. 目前想实现频率跟踪功能,如果从其他频率跳到某个频率时,PLL有一定概率失锁。但是在该频率重新掉电再上电后,PLL就会锁定。这是由于PLL内部寄存器写入不正确导致的吗?
  3. 利用示波器观察PLL里VCO的波形,理论上是波动很小的直流信号,但是测到有100mV的波动,考虑过反馈阻容不合适,但是其取值与布局都是参考datasheet,请问这是由于什么引起的呢?
  4. 目前测试范围是10MHz~600MHz,在320MHz~470MHz这个频段内PLL无法实现频率跟踪,但是重新掉电上电后,在这段频段内PLL可锁定。在其他频段不存在该问题。在这个频段PLL配置如下图所示:

Annie Liu:

为更加有效地解决您的问题,我们建议您将问题发布在E2E英文技术论坛上https://e2e.ti.com/support/interface/f/138,将由资深的工程师为您提供帮助。我们的E2E英文社区有TI专家进行回复,并得到全球各地工程师的支持,分享他们的知识和经验。

赞(0)
未经允许不得转载:TI中文支持网 » LMX2594 的 PLL频率锁定后,其Lock detect输出电平不稳定
分享到: 更多 (0)