TI中文支持网
TI专业的中文技术问题搜集分享网站

6455 连接仿真器出错

仿真器连接其他6455板卡无问题,但连接自己做的板子出现错误。

板子没有用到PCI,本应将AEA8和6添加20k下拉电阻,但是板子空间有限,考虑到DSP内部也是下拉的,就给去掉了,请问这样会不会影响仿真器的连接。

noaming:

你好,你的板子和其他板卡,在设计上有其他的不同吗?

shenghui Rong:

回复 noaming:

您好,基本结构没什么不同,就在细节处理上有点差别。主要有一下两点。

1.去掉了部分地址线上的上下拉电阻。

2.去掉了JTAG上的缓冲芯片,改为和仿真器直接相连的那种。

请问如何检测JTAG的信号的正确性,如何判断JTAG接口没有损坏?

非常感谢!

在ccs3.3开发环境下,使用seed 510仿真器连接时提示如下错误。

Error connecting to the target:Error 0x80000240/-1146Fatal Error during: Initialization, OCS, Invalid data was scanned by the emulation controller.Verify the board setup to make sure the scan chain is properlydefined.If the setup is correct, then RESET EMULATOR.  This will disconnect each target from the emulator.  The targets should then be power cycledor hard reset followed by an emureset and reconnect to each target.I/O Port = 240Board Name: C6455 SEEDXDS510PLUS EmulatorCpu Name: C6400PLUS_0Abort:        Close Code Composer Studio.Retry:        Try to connect to the target again.Cancel:        Remain disconnected from the targetDiagnostic:    Run diagnostic utility.

后来换了XDS100V2仿真器在ccsV5开发环境下进行了jtag的测试。JTAG的连接测试是通过的。但程序无法下载。

但是在下载程序的时候依然提示错误,无法连接下载。

请问这可能是什么原因呢?谢谢!

shenghui Rong:

回复 noaming:

问题依旧。

网上其他人的原因主要有两个:

一、reset引脚没有上拉,我的设计中两个reset引脚都通过1K电阻上拉到了3.3。

二、电源问题。

今天又重新将未下拉的地址配置引脚通过飞线20k下拉。并核查了电源、晶振时钟、上电顺序等方面,依然没有找到问题所在。电源上电的时间间隔有点久,大约220ms,不知道是不是这个原因。

感觉这个问题的原因是DSP的内核没有运行,但部分外设,如JTAG部分电路是工作的,因为CCS5中的test connect是succeed通过的。

noaming:

回复 shenghui Rong:

首先JTAG部分对电路稳定性要求很高,这部分很容易出问题。

其次你可以通过BOOT信息,来判断芯片的内核是否启动起来。

shenghui Rong:

回复 noaming:

感谢Titan的回复,问题已经找到,是时钟信号线上的电阻虚焊。重新焊接就好了。

个人认为,出现此类错误基本可以判断是由于DSP由于各种原因被挂起。

赞(0)
未经允许不得转载:TI中文支持网 » 6455 连接仿真器出错
分享到: 更多 (0)