TI中文支持网
TI专业的中文技术问题搜集分享网站

C6416T 1GHz模式下debug出错,求帮忙分析下~

自己的板子6416T,50Mhz外部晶振,配置为20×时钟模式,仿真器测试是全部通过,debug程序时,出现emulator report an error错误,无法进入调试debug模式,将外部输入配置为12×模式时,也就是CPU 600Mhz,一切正常,求各位大侠帮我看看,谢谢

Shine:

请问用的是什么仿真器?CCS版本号是多少?具体仿真器报什么错?

试试在target configuration file里把TCLK时钟频率降低。

jin zhang4:

回复 Shine:

用的是blackhwalk 560v2 ,ccs5,试过把tclk降下来,还是一样的问题,量过emifa的时钟输出是166mhz,工作应该正常,但是debug就出错

Shine:

回复 jin zhang4:

请问CVDD是多少?如果降到720MHz能连接吗?

jin zhang4:

回复 Shine:

CVDD是1.2V,电源芯片用TPS70345,电压比较稳,现在手上没有合适的晶振,没试过720MHz

Shine:

回复 jin zhang4:

请检查一下reset信号是否足够长,要从CLKIN, 供电电压都起来开始算。

jin zhang4:

回复 Shine:

Reset信号应该时间够长,因为板子上有手动复位的功能,长时间的复位后还是没有解决问题,PLLV这个信号的滤波有关系么,现在的emi滤波选择了acf451832-332

赞(0)
未经允许不得转载:TI中文支持网 » C6416T 1GHz模式下debug出错,求帮忙分析下~
分享到: 更多 (0)