我使用28377控制需要外扩双口ram实现两个处理器之间的并行通信,但28377的并行总线是upp模式,只有一个时钟,一个使能,一个开始,一个等待信号,8位数据总线。一般的双口ram是地址总线+数据总线的模式,那如果我要外扩双口ram,貌似28377这种方式就扩展不了。请问是这样的嘛?如果是那28377外扩ram应该怎么做呢?谢谢!
shook xu:
额,是我搞错了,外扩ram是用的EMIF模块是吧,那这个upp模块是干嘛的呢?貌似这个和连接flash的端口有点类似。
我使用28377控制需要外扩双口ram实现两个处理器之间的并行通信,但28377的并行总线是upp模式,只有一个时钟,一个使能,一个开始,一个等待信号,8位数据总线。一般的双口ram是地址总线+数据总线的模式,那如果我要外扩双口ram,貌似28377这种方式就扩展不了。请问是这样的嘛?如果是那28377外扩ram应该怎么做呢?谢谢!
10#:
回复 shook xu:
uPP是一个高速并行接口,它只有数据线没有地址线,同时还有相关的控制线。
可以用于连接CPLD或者FPGA,以及外部DAC或ADC,请参考TRM的相关章节了解。
外扩RAM请使用EMIF接口。
The universal parallel port (uPP) peripheral is a high-speed parallel interface with dedicated data lines andminimal control signals. It is designed to interface cleanly with high-speed analog-to-digital converters(ADCs) or digital-to-analog converters (DACs) with 8-bit data width. It can also be interconnected withfield-programmable gate arrays (FPGAs) or other uPP devices to achieve high-speed digital data transfer.It can operate in receive mode or transmit mode (simplex mode).
TI中文支持网

![[FAQ] 【分享】F28x FAQ-TI中文支持网](https://www.ti2k.com/wp-content/uploads/ti2k/DeyiSupport_C2000_148.jpg)