TI中文支持网
TI专业的中文技术问题搜集分享网站

Dm8168 DDR问题

大家好,我在设计Dm8168时发现SDI公司的Demo原理图”evm816x_Orcad_RevG.DSN“的SH21 – EMIF DDR0 BANK0页 DDR控制器的数据线D0-D7,D8-D15,D16,D17-D23,D24-D31与4片8位的DDR芯片D0-D8不是完全对应的,请问题这是怎么回事?谢谢大家!详见图片。

Feria xue:

who can help me ?my Email is:xrf83@126.com

thanks!

he liang:

回复 Feria xue:

数据线应该不用完全对应的,图上这样做应该是为了走线方便

he liang:

可以不用理这个,我在设计8168时,直接把上图中的串接排阻去掉了,没有问题,796.2MHz跑的很稳定

Feria xue:

回复 he liang:

呵呵,谢谢你的答复。现在我想改成每个端口的4片16位DDR芯片(2个CS都用上),即两个DDR端口8个16位的DDR芯片。DDR0_DQSx,DDR0_DQSxN,DQM等信号怎么处理呢?因为16位的DDR芯片有LDQS 和UDQS,及LDQM和UDQM。我看手册的是两片仅连LDQS,另两片仅连UDQS,这么理解对吗?谢谢!

he liang:

回复 Feria xue:

应该不行,TI没有建议这样,只能2片16bits和4片8bits,而且DQS(高速差分)不能1对2,SI过不去

Feria xue:

回复 he liang:

一个CS带两片16位的,一个端口有两个CS信号,应该可以带4片吧?我参考手册

TMS320DM816x DaVinci Digital Media Processors Technical Reference Manual_sprugx8.pdf的767页

这是我画的原理图,圆圈内打问号的是不太确定,怎么处理,有时间帮我看看,有没有问题?谢谢。

he liang:

回复 Feria xue:

user manual 上的这个布局不建议使用,因为在datasheet上没有这种布局的布线约束规则,也没有这种配置,请看8.3.2.2 DDR3 Device Combinations。

不过你可以尝试一下,然后给我一个结果,期待,嘿嘿

Feria xue:

回复 he liang:

呵呵,谢谢你回复。我当初理解这部分内容是:一个CS两片16位的DDR。那另一个CS没用吗?

唉,我再仔细看看。

he liang:

回复 Feria xue:

另一个CS我也不知道干嘛用滴,呵呵

赞(0)
未经允许不得转载:TI中文支持网 » Dm8168 DDR问题
分享到: 更多 (0)