Part Number:LP8866S-Q1
测试发现out1,out5 波形 和 out2-4 不一样,请帮忙看下正常不?
输入电源12V,输出为5路120m LED,10串LED一路,附件是波形和原理图
LP8866S.pdf
Johnsin Tao:
HI
不正常, 做了多少板子? 都这样不良吗?
,
long ye:
是的
,
long ye:
正常应该是OUT2那样?
,
long ye:
帮检查下附件上的PDF原理图,是否设计有问题
,
Johnsin Tao:
Hi
电路看起来没有大的问题,输入不需要LC. 电路你可以参考datasheet, 主要就是确认电感饱和电流足够,以及电流电阻设置等。
出现上面OUT脚电压异常,很可能和芯片有关,请问你芯片哪里买的?
其次就是要注意负载LED的连接,不要出现有接触不良的情况。
,
long ye:
芯片是TI原厂给的样品;
输入LC主要是防止LED driver对外部12V的干扰;
测量电感前端12V,和boost输出LED_A,都是稳定的电压;
,
long ye:
另外,规格书中关于开启时序的图中,15ms、25ms、50ms 是否要严格符合?
,
long ye:
另外今天测试发现C1N C1P波形存在上下过冲,电容已经靠近IC了,请问这是否有影响?或者如何改善上下过冲
,
Johnsin Tao:
Hi
更换芯片看看,注意LED负载连接不要出现接触不良的情况。
问题不应该出在时序上,EN启动延时,后软起输出,这些没有问题。
从波形上看,这些上冲,很可能是测试问题。 layout上可以参考datasheet说明。
,
long ye:
芯片C1N C1P波形存在上下过冲,而且高电平时中间也有一个震荡,采用地环就近接地测试也是这样的波形。
请问TI 的demo板有测试波形吗?
,
Johnsin Tao:
HI
我这边没有评估板,但是从波形上测试看起来是测试问题,有没有校验示波器看看? 同时确认一下探棒。
,
long ye:
示波器和探棒都更换了,采用的是地环。芯片内部关于此部分的工作原理框图有没有?
,
long ye:
测试发现,波形中间的过冲与GD信号同步,如下图
C1P C1N之间电容更改,CPUMP的电容更改,GD串联电阻更改,发现对这个过冲没有作用
,
Johnsin Tao:
Hi
有没有确认layout,确认是否严格按照datasheet layout要求来做?
从波形上除了很可能是测试上的问题外。如你所说,上冲出现在开关切换时的话,确实要确认一下layout(可以将频率设置稍微低一点点看看),但我仍倾向于测试。
,
long ye:
PCB图如下,帮看下,谢谢
,
Johnsin Tao:
Hi
具体见datasheet第72~73页描述和参考。
,
long ye:
我们测试部按规格书中测试了时序,现在有几个疑问:
1. PWM信号一定需要在VLED从0爬升到VIN这个阶段有才可以? PWM如果在EN后起来是否有问题?
2. LED从0爬升到VIN这个阶段一定要满足25ms?由于这个是VIN给后端电容充电的时间,我们的测试下来只有1.8ms,这样是否有问题?
3. EN信号有效后,到VLED开始爬升的15ms,此部分我理解为IC本身的初始化,现在实测有25ms,这样是否有问题?
黄色:EN
绿色:VCC_LEDA
红色:PWM
,
Johnsin Tao:
H
1. 没有问题。
2. 软起动时间缩短一般也没有问题,但是建议确认一下这个时候的电流是否异常偏大?
3. 没有问题。
,
long ye:
GD信号串联3.3R电阻后,测试波形如下,关端时有-0.56V,请问这对IC会有影响吗?
,
Johnsin Tao:
Hi
GD串联3.3ohm前后波形有明显的差别吗? 从你测试的波形看应该不是问题。
,
long ye:
串电阻后,GD上下冲明显改善。就是要确认现在-0.56V,这个负电压会不会影响IC
,
Johnsin Tao:
HI
一般最低是-0.3V, 从你上面测试的波形看,是有测试上的问题的,这个负压不应该影响芯片。
,
long ye:
LP8866S的out端,现在如果讲OU1 OU2 OUT3接一起,OU4 OU5 OUT6接一起,这样需不需要配置什么?会不会存在报错?
另外原来的ISET对这种连一起的情况,是不是配置电流直接乘以3?
,
Johnsin Tao:
HI
见datasheet 第25页7-6, 3通道2通道1通道下的Rsetd电阻设置,电流是相乘,但是电阻设置却不同。
,
long ye:
电流是相乘,但是电阻设置却不同————这个是怎么算的,规格书中没有找到。例如我OU1 OU2 OUT3接一起,OU4 OU5 OUT6接一起,限流电阻是不是设定的OU1 OU2 OUT3一起的电流?
,
Johnsin Tao:
HI
通过上面提到的表中的数据,逆推计算即可。
,
long ye:
现在屏端OU1 OU2 OUT3接一起,OU4 OU5 OUT6接一起,主板端LP8866的LED_SET脚接的是42.2K电阻,ISET接的8.8K电阻,目前背光无法亮,LED_A量电压只有12v(输入电源是12V)。
上一版硬件是OU1 OU2 OUT3 OU4 OU5 OUT6 全部是单独的通路,LED_SET脚接的是3.92K电阻,ISET接的26K电阻,背光是正常的。
这一版,模组厂背光FPC做错,OU1 OU2 OUT3接一起,OU4 OU5 OUT6接一起。
请问IC是需要别地方设置吗?
,
Johnsin Tao:
Hi
Iset 设置15.6 kΩ to 104 kΩ. 虽然你三路连接是450mA, 但是实际每个通道的电流限制仍然是150mA.
,
long ye:
你好,Iset电阻改为26K后,现象依然一样。