TI中文支持网
TI专业的中文技术问题搜集分享网站

SN65LVDS93A: PCB布线设计

Part Number:SN65LVDS93A

你好,请问使用SN65LVDS93A芯片作为lvds 24-bit输出,Y0M与Y0P需要作为差分线等长,请问等长差距保持在多少毫米以内?另外,Y0M的差分线组与Y1M差分线组之间需不需要等长?(即8个输出是否需要等长),如果需要等长,等长应该在几毫米以内?

Amy Luo:

您好,

参考下面链接的第三部分LVDS Traces,为了将差分对的skew限制至 ±30 ps,不管是Y0M与Y0P走线长度差还是Y0与Y1差分线组之间差都需要确保长度相互匹配在 5 毫米以内。

https://www.ti.com.cn/cn/lit/pdf/snla302

,

ZB_LAJI:

那请问各差分对之间间隔应该保持多少mm?

另外,如果我要测试它的波形应该如何进行测试?它的标准输出波形是什么样子的?

,

Amy Luo:

相邻的 LVDS 对之间的距离至少两倍(2S)正负差分线之间的距离;

LVDS对与其它较大dv信号的TTL/CMOS信号 的距离至少三倍 (3S) 正负差分线之间的距离;

您可以使用眼图测试信号质量,您可以参考此应用手册, 对于大多数设备,通常希望看到至少 100mV 的垂直孔眼和大约 0.75 UI 水平孔眼孔。

www.ti.com/…/slaa844.pdf

,

ZB_LAJI:

你好,说明书里面是提到了多种情况,但我这边还是不太看得懂,能否就单举一种情况说明一下,标准及测试

,

ZB_LAJI:

如 电缆1M,抖动要达到什么范围还是说传输速率要在什么范围,

赞(0)
未经允许不得转载:TI中文支持网 » SN65LVDS93A: PCB布线设计
分享到: 更多 (0)