TI中文支持网
TI专业的中文技术问题搜集分享网站

TAS5733的上电时序问题

在设计TAS5733该芯片电路时,没有考虑到上电时序的问题,AVDD和PVDD几乎都是同时上电,这是否对芯片的正常工作会有影响,目前设计出来的产品没有声音,I2C能够正常的进行读写,如果有影响,请问该怎么设计这一部分的电路,有没有参考的例子,或者该芯片是否能通过配置寄存器来控制该芯片的上电时序,读取的该芯片寄存器0x02,返回值为0,也就是没有错误,但就是没有声音输出

user5882211:

在将上电时序更改正确之后,将ADR配置为输出,ADR引脚依然是高低电平反复变化,我是根据芯片手册上的应用电路画的,请问应用电路需要进行什么更改吗

,

Kailyn Chen:

您好,  首先,合理的上电时序是保证芯片能正常稳定工作的前提 , 建议是按照数据手册上的上电时序. 不能通过寄存器来控制上电时序的.

另外,  您目前使用的是内部MCLK还是通过外部时钟提供的?  和您再确认下, 因为这个问题我需要再确认下, 您提交的另一个帖子, 是没有使用外部MCLK, 输出有声音是吗? 

e2echina.ti.com/…/tas5733l-tas5733l-mclk

赞(0)
未经允许不得转载:TI中文支持网 » TAS5733的上电时序问题
分享到: 更多 (0)