TI中文支持网
TI专业的中文技术问题搜集分享网站

TMS320F280049: 280049 ADC引脚被内部拉低是什么原因

Part Number:TMS320F280049

采样电路的运放输出电压1.47V,通过220欧电阻连接到ADC端口,电平降低到0.7V,这是什么原因?

其中相同功能三路的ADC采样口异常,特征是此三路AD采样均被配置成了CMPSS模块的输入,其他未设置的ADC采样端口工作正常,为什么这样配置会有影响?

Cherry Zhou:

您好我们已收到您的问题并升级到英文论坛,如有答复将尽快回复您。谢谢!

,

Stephen_Shu9:

非常感谢!

,

Cherry Zhou:

您好,请问衰减是在任何 ADC 输入上都有,还是仅发生在特定通道上?

此外您能否提供ADC 通道 /CMPSS 设置代码的相关信息?

,

Stephen_Shu9:

仅发生在配置了CMPSS的三路ADC通道上

,

Stephen_Shu9:

代码量偏大,我截取这一部分通过邮箱发给您

,

Cherry Zhou:

您好,ADC 通道 /CMPSS 多路复用器组合和设置中没有任何明显的信号衰减。 PFCA-V2-SENSE 节点上是否有任何其他组件进入 F280049 ,或者是否直接进入模拟通道? 可以在 F280049 的模拟输入侧看到原理图吗?

赞(0)
未经允许不得转载:TI中文支持网 » TMS320F280049: 280049 ADC引脚被内部拉低是什么原因
分享到: 更多 (0)