我参考cc1350原理图
设计了一款中心频率470MHZ的cc1310芯片的核心板,射频部分原理图如下:
,射频电路各电容、电感值均一样,但做出来的板子首先其中心频率低于470MHZ,469MHZ左右
,最主要的是他的同步精度(A板每隔100ms向B板通过CC1310射频模块RF发送数据包,同步精度=B板这一次接受数据包时间-B板上一次接受数据包时间-100ms)为16ns,同样的程序我用cc1310launchpad测是2-3ns,所以我想请问有什么办法降低我的同步精度吗?以及中心怕频率为什么会比470MHZ低呢?
关于我电路板射频部分如图1:
官方测试电路板在射频布局如图2:
,图二与图一的区别在于C16电容的摆放位置,C16的位置是导致之前这两个问题的原因吗?求解答
Kevin Qiu1:
已反馈给硬件专家,请耐心等待回复
YISEN CHEN:
感觉是射频部分的电路阻抗没控制好,最近我们也在用这款芯片可以加我VX一起探讨下VX 13632626305
TI中文支持网
