1、板卡上6678与FPGA通过SRIO进行通信。fpga为主,dsp为从。DSP的SRIO的ID为B0,FPGA的SRIO的ID为A0。用的是论坛提供的K1 STK v1.1,将其修改为 noloopback模式,参考时钟修改为156.25,通道速率修改为3.125,选择的是是4xabcd模式,端口号是0,进行digital和serdes 的内循环时都成功了,可还是无法与fpga建立连接·,这是为什么呢?
2、digital loop back和serdes loop back都成功了是不是意味着serdes的配置以及板子的srio 初始化都没问题?
3、在上述内循环没问题的前提下,要想实现dsp与外部fpga建立连接是不是只要对应base id,速率,参考时钟,端口号一致就可以建立连接。
Nancy Wang:
建议搜索中英文论坛,参考类似的帖子。
e2echina.ti.com/…/284634
是的,回环成功说明DSP这边的配置没有问题。
TI中文支持网


![AM6442: [IPC RPMSG] Message send to remote core 5 @ 16 end point truncated due to lack of space in vring buffer !!!-TI中文支持网](https://www.ti2k.com/wp-content/uploads/ti2k/DeyiSupport_DSP_pastedimage1753265713483v1.jpg)