TI中文支持网
TI专业的中文技术问题搜集分享网站

DSP通过EMIF16与FPGA通信,读写时钟配置问题

6657芯片EMIF16与FPGA通信,图像从FPGA传到DSP,通过EDMA搬运,再传回FPGA。FPGA使用WE和 CE作为读写判断信号。

请问CE和WE要怎么单独配置吗,抓取的信号跟手册的读写信号完全不一样。因为这俩信号的问题导致图像不能传输。

使用SS模式、片选信号CE0,抓取CE和WE信号时钟,是同高同低的,跟用户手册上的不一致,导致传图错误。

使用WE模式、片选信号CE3,抓取CE和WE信号时钟,WE差不多6个上升沿左右CE上升沿一次。大概如下图所示:

手册里正确的时序图如下:


EMIF16配置是参照官网STK_c6657里EMIF的配置来的:

感谢大家指导与讨论!

Nancy Wang:

请先在不使能EDMA,通过emif向FPGA的读写一些简单的测试数据,再抓一下波形看看。

赞(0)
未经允许不得转载:TI中文支持网 » DSP通过EMIF16与FPGA通信,读写时钟配置问题
分享到: 更多 (0)