TI中文支持网
TI专业的中文技术问题咨询交流网站

TPS65094 测试看到 DRVH2 超出spec,是否会造成拉负载死机

你好,

我们现在在Intel Apollo lake 平台使用TPS65094 PMIC。在测试中发现DRVH2 超过spec, spec 要求rating是-0.3V~34V, 但是实际测试抓到是-2.30V。请问这个是否有问题?如何降低这个值吗?如下图

现在遇到的问题是,CPU在拉载时,在turbo 打开时偶尔会死机。CPU ICCMAX=21A, 电感选择0.22uH (温升电流和饱和电流最小值是24A) ,设置的RLIM 是根据提供的ILIM 计算的,如下图。不知这个问题和上面的那个问题有没有关系。

请帮忙提供一些建议。

ys chen:

ys chen:

添加图片

Johnsin Tao:

回复 ys chen:

Hi我觉得这个可能是测试问题。即便这里电压有问题,但是看起来没有烧芯片,那么有问题的只是这组电源的工作,重要的是它是否影响到了结果,而这个结果是这组电源的输出?造成了影响,你需要确认电源输出是否异常?如果是拉载瞬态造成电源电压输出异常是可能造成死机的。所以建议你先确认电源输出。输出有问题了,再确认电源的工作状态。

ys chen:

回复 Johnsin Tao:

你好,

所以,只要不烧IC,这个就没有问题?你说这个可能是测试的问题?请你提供一下测试方法吗?我用500MHz的示波器测试的,设置带宽是全频。

CPU拉负载测试是吃的这路电,它是由SVID控制输出的,在过程中,会动态的调整。纹波看着没有问题。不知道怎么看是否出异常了,请提供一下怎么确认电源电压异常方法。

Johnsin Tao:

回复 ys chen:

Hi我是这样认为的,但是要确认layout, 一般负压与GND回路有关。波形测试,建议你确认一下示波器探棒GND线。

ys chen:

回复 Johnsin Tao:

你好,

附件是我们的layout和SCH, 请你帮忙给一些建议。allegro16.6 viewer 就可以查看。

TPS65094 Layout-Tcheck.rarTPS65094x_SCH.pdf

Johnsin Tao:

回复 ys chen:

Hi用波形来看是最好的,特别是复杂的电路和layout, 不是自己画的,根本难以看懂。

赞(0)
未经允许不得转载:TI中文支持网 » TPS65094 测试看到 DRVH2 超出spec,是否会造成拉负载死机
分享到: 更多 (0)