TI中文支持网
TI专业的中文技术问题搜集分享网站

想问下FPGA供电方案PMP8571中的TPS84621上的INH/UVLO引脚上的稳压二极管使用问题和PWRGD作为后级芯片的使能问题

如图所示我不明白为什么还要在INH/UVLO引脚上加一个5.1V的稳压二极管按照手册上,R7和R8不就能提供芯片的开启电压了吗?那加上5.1v的稳压管,那这个图上的8v开启电压还有什么意义?还有为什么PWRGD引脚能驱动TPS84320工作,PWRGD引脚在芯片正常工作下输出电平是多大? PMP8571_Schematic.pdf

Johnsin Tao:

HiINH/UVLO的最高耐压是6V,增加5.1V稳压管是为了保护。 UVP=8V并不是这个脚的电压是8V,而是输入欠压保护点是8V.PWRGD是Open drain 设计,这个脚的电压有上拉源电压决定。

user4997237:

回复 Johnsin Tao:

您好 请问这个PWRGD引脚与后级芯片的INH/UVLO连接是什么原理,作为后级芯片的驱动信号是吗?比如我附件中上传的原理图设计,那个原理图是PMP8571电源设计

user4997237:

回复 Johnsin Tao:

比如这个621的PWRGD连接到了320上的INH/UVLO引脚

Johnsin Tao:

回复 user4997237:

Hi一般是上拉到一个恒定的电压。例如3.3V, 这样好符合控制器的接口电压。 INH/UVLO这个电压不是恒定的,不一定符合接口电压。

赞(0)
未经允许不得转载:TI中文支持网 » 想问下FPGA供电方案PMP8571中的TPS84621上的INH/UVLO引脚上的稳压二极管使用问题和PWRGD作为后级芯片的使能问题
分享到: 更多 (0)