TI中文支持网
TI专业的中文技术问题搜集分享网站

标签:6657SRIO

第3页
C6000™多核

6657 与 FPGA SRIO通讯问题

C6000_Multicore阅读(235)赞(0)

弄了一段时间SRIO的端口初始化终于调通了,接下来是调通讯了,有个问题想请教一下,FPGA与DSP SRIO通讯时,如果DSP做从机的话,是不是完成了端口初始化之后,内存地址对FPGA来说的透明的了?现在我还不太理解这个“透明&...

C6000™多核

DSP的SRIO和FPGA通信

C6000_Multicore阅读(365)赞(0)

1:两个DSP之间使用的directIO和message方式通信:                 数据传递是没有问题,但是使用DIRECTIO方式发送DOOR...

C6000™多核

C6657与FPGA(K7) SRIO 口互连的电路设计问题

C6000_Multicore阅读(312)赞(0)

     各位好,我正准备投板FPGA+DSP(c6657+kintex7)的一块板子,两者是通过SRIO口做数据的交互。目前,整个板子剩下SRIO口的电路还不是很确定,虽然在论坛也看过一些帖子,但为了确定电路...

DSP TMS320C6657LSEVM的图像液晶显示-TI中文支持网
C6000™多核

DSP TMS320C6657LSEVM的图像液晶显示

C6000_Multicore阅读(276)赞(0)

你好,我用的是TMS320C6657LS EVM 现在要做图像视屏输出,想问一下应该买什么样的外接设备套件(排线,液晶屏,相关套件),准备从GPIO TEST 接口做图像输出,如图:   Andy Yin1: 没有找到相应现成板子...

C6000™多核

fft算法移植

C6000_Multicore阅读(338)赞(0)

  我是刚接触DSP的新手,有一个fft的程序以前在c5509上跑过,现在要移植到c6657上面跑,请问大师需要改哪些工程文件啊 ?  谢谢 noaming: 你好,你可以使用C6657的DSP lib,里面提供的有FF...

C6000™多核

关于C66X cache和edma

C6000_Multicore阅读(367)赞(0)

现象:L1设置为cache,L2设置成sram。两个C6678通过srio的dio方式通信,从DSP0的ddr发送到DSP1的ddr中,DSP1收到doorbell后,先使用cachewbInvallL1(),再使用memcpy(),将DD...

SRIO几个时间设置问题,求解惑?-TI中文支持网
C6000™多核

SRIO几个时间设置问题,求解惑?

C6000_Multicore阅读(172)赞(0)

(1)、我们项目要求1ms传一次数据,数据量在100KB左右;我看TI手册后,对于SWRITE还是NWRITE有点疑惑?查资料说:SWRITE是最高效的传输格式。SWRITE方式,它要求数据长度必须是8字节的整数倍,在发的过程中不需要收端的...

C6000™多核

CCS3.3调试SRIO口包DMA传输错误

C6000_Multicore阅读(296)赞(0)

你好: 开发环境CCS3.3,芯片为TCI6487,问题: 1)调试SRIO时LSU_REG6为0x0000000A,为DMA传输错误?请教是什么原因(以前成功过,现在重装CCS也不行,通过自动加载是可以的)。 2)SRIO是与FPGA通信...