DSP6678在跑BIOS操作系统时,进入不了Timer中断
你好,本人在核7中跑BIOS系统,想使用一个定时器,但是按照如下设置,定时器无法进入,希望可以指导一下,感谢。 定时器设置如下图所示: 系统中Isr_Timer定时器代码如下: static uint32_t g_TimerCnt=0; V...
你好,本人在核7中跑BIOS系统,想使用一个定时器,但是按照如下设置,定时器无法进入,希望可以指导一下,感谢。 定时器设置如下图所示: 系统中Isr_Timer定时器代码如下: static uint32_t g_TimerCnt=0; V...
本人在6678中同时使用SRIO doorbell中断和IPC中断时遇到一些问题, dsp间的doorbell中断可正常接受发送, 0核可以向1~7核正常发送Notify_sendEvent,1~7核也可成功触发相关的回调函数,单向通信没问...
准备用FDC2212做踢脚开门,研究了一下,发现几个问题: 一、驱动电流如何转换成振荡幅度? 对应的寄存器地址:0x1E,0x1F 16uA~1.571mA–>1.2V~1.8V 二、规格书中的实例用什么参数计算的,怎么得...
C6678多核芯片开发过程中,使用多个EDMA通道同时访问内存的同时,发现定时器的中断间隔抖动比较大,CPU响应中断有一定的延迟,延迟时间跟EDMA访问数据量大小相关,是否是EDMA占用了总线,导致CPU等待总线导致的中断延迟?是否可以配置...
在论坛里看了下不止我一个人遇到bios下二级中断无法响应的问题,ti工程师能不能出个基于bios的例程呀,还有请帮我看一下我的二级中断为什么无法响应 求帮忙 Nancy Wang: 看代码部分两级中断的映射跟你的需求应该是匹配的。 再查一下...
我想使用EDMA3搬运数据完成中断来通知DSP处理数据,在参考CIC文档和ti维基百科后,使用Cpintc接口函数在bios中动态创建中断,ccs版本为5.3,xdc版本为3.25.2.70。 使用EDMA3控制器1 通道24,normal...
DSP6678通过HWI得到FPGA发来的数据,再通过TCP发送给上位机。 上位机收到的字节数不会少,但是收到的数据会随机丢,而且某些数据会重复。 程序中有一段,涉及一个rc的参数,不知道什么意思,会不会对传输有影响。 谢谢。 下面是有rc...
大家好!初来乍到,请大家多多指教!我使用6678时遇到一个问题。 我用的软件环境是CCS5.3,板子是6678开发板,想利用6678的硬件内存保护机制,保护我们的代码。 对于共享外存(地址空间0x0c000000~0x0c400000),我...
DSP6670,6678,在NDK的基础上进行了修改。FPGA通过SRIO把数据送给DSP,DSP通过配置HWI获得FPGA端的数据,然后通过UDP发送数据到上位机,但是发送若干包后上位机就收不到数据了。检查sendto有返回值,应该是把数...
我想实现的功能是: FPGA将数据通过SRIO发给DSP,DSP通过NDK发给上位机。 我的逻辑是: 1.DSP端程序运行起来后,首先执行NDK的TASK,配置完相应的IP后等待FPGA的数。 2.FPGA发完数给DSP一个doorbell...