在“Topic 7 – Evaluation and Performance Optimization of Fully Integrated DC-DC Converter”这篇文章里面提到D型电路. Feedback Divider with Capacitor Across the
Bottom Feedback Divider,也可以用来增加相位裕度。


可是从伯德图角度来看,增加了12.2k这个极点后,应该是会减小相位裕度的,希望可以得到专家的解惑。
KW X:
这个电容,是噪音退耦电容。用于抑制电路噪音对反馈系统的影响。由于噪音频率较高且广谱,所以;通常需要用低通滤波。
这个极点是否对电路有负面作用,需要看与之匹配的电路。任何极点都可以用零点削掉。不同担心后面的余度问题。
另外;需要强调的是,任何工程(包括喝的每口水和是=吃的食物)都是兼容平衡的统一体。只讨论一个极点,没有任何意义。
Marvellous Liu:
你用Vout做输入,反馈电压做输出,写出传递函数看一下,应该是有个零点、极点;电容的阻抗用拉氏变换表示1/SC,看一下;
前馈电容很多是放在R1两端的,在下面的我们以为很多是滤波作用。
Johnsin Tao:
回复 Marvellous Liu:
HI除了增加相位裕度,还可以加快瞬态反应速度。
佩恩:
回复 KW X:
谢谢,明白你的意思,我只是疑惑论文中这样的表述,“额外增加了一个极点却可以提高相位裕度”是否存在我没有理解到地方?
佩恩:
回复 Johnsin Tao:
Vfb/Vout的传递函数如式15,这种拓扑下,只是增加了一个极点,我疑惑的是“增加极点却能够增加相位裕度这一点”。
Marvellous Liu:
回复 佩恩:
这个是相对的吧,可能是增益曲线下降的比相位快一点吧!
KW X:
回复 佩恩:
零点极点对消。。。^_^
TI中文支持网


