
LMX2572EVM: 整数边界杂散
Part Number:LMX2572EVMOther Parts Discussed in Thread:LMX2572 在测试评估版时,不同频率下整数边界杂散差别很大。 下表是100M鉴相频率下,偏离1M的杂散抑制: 频率...

Part Number:LMX2572EVMOther Parts Discussed in Thread:LMX2572 在测试评估版时,不同频率下整数边界杂散差别很大。 下表是100M鉴相频率下,偏离1M的杂散抑制: 频率...

Part Number:LMX2572 如图,请问LMX2572在使用过程中当OSCin选择单端输入时,外部时钟信号必须从OSCinP引脚输入?在内部寄存器可以选择从OSCinP或者OSCinM输入? Kailyn Chen: 您好,使用O...
我进行FSK SPI的调制,在写程序时用1ms的速度选择fsk_SPI_DEV_SEL时,发现输出信号不稳的现象,怎么解决呢? Kailyn Chen: 您好,输出不稳,具体表现在哪里?请详细描述下您的问题,以便分析。 , user6342...
Other Parts Discussed in Thread:LMX2572 LMX2572的PLL锁定状态不稳定,寄存器配置为TICS PRO里的默认配置,只更改了channel divider和OSCin的类型,OScin为100M的...
I want LMX2572 Drive Code? Kailyn Chen: Hello,we do not have sample code for programming, you may useTICS Pro to g...
如题 Amy Luo: 您好,通过下面帖子中工程师的回复,我们的LMX系列器件中没有有集成VCO具有极性反转功能的器件 e2e.ti.com/…/726717
.jpg-1230x0.jpg)
我们目前使用lmx2572 做的宽带频率源, 频率范围50MHz-6G, 输出功率全频段0dBm,使用FOUT A 单端口输出,目前不同频率测试,在同样输出配置情况下,输出平...
在评估板用户指南上看到,第一次使用reference pro板,tics pro 软件会提示firmware更新,但是在不同PC上,当评估板和PC连接时均没有弹出用户指南中写的firmware更新提示,并且tics pro界面的connec...
选用参考102.4MHz,鉴相频率为102.4MHz,设定锁相环输出3855MHz,此时在信号中包含较大的102.4×26次谐波即2662.4MHz信号,2662.4MHz直接通过第一中频滤波器(中心频率2655MHz带宽60M...
LMX2572在使用VCO输出的时候底噪和杂散还好,但当切换至2分频输出时,底噪变高,且杂散很差。 使用VCO输出3.21~6.4GHz时,杂散均优于-70dBc,底噪为频谱仪底噪。 使用2分频输出3~3.2GHz时,杂散约为-50dBc,...