TI中文支持网
TI专业的中文技术问题搜集分享网站

标签:【多核编程

第3页
数字信号处理器 (DSP) & ARM® 微处理器

多核DSP6678共享内存,核1和核2同时运行同一段程序,向共享内存写数据,核0读,只能读到核1的数据,什么原因?

user6432786阅读(302)赞(0)

存储区域为DDR; 核1写完,cacheWb;核2写完,cacheWb;核0cacheInv,再读取; 为什么两个核心写入的数据不能全读出来呢? 是因为缺少同步和互斥信号量吗? user6432786: 有这方面的专家老师,恳请帮忙解决一下...

其他模拟器件

AWR1642程序调试

Other Analog阅读(228)赞(0)

对使用AWR1642开发的示例程序进行修改后,如何进行单步调试,多核之间的调试? Chris Meng: 你好, 建议参考下面的论坛讨论信息: e2e.ti.com/…/619923 e2e.ti.com/…/630...

C6657的UPP访问出错-TI中文支持网
C6000™多核

C6657的UPP访问出错

C6000_Multicore阅读(286)赞(0)

碰到一个很奇怪的问题,查了很久都找不到原因,想请教一下。我在自己的C6657电路板上运行程序,其中核0运行带SYSBIOS和NDK的程序,核1运行UPPA和UPPB同时不间断传输的程序,UPPA为发送,UPPB为DSP接收数据,UPP时钟为...

C6000™多核

SYS/bios E_stackoverflow的问题

C6000_Multicore阅读(290)赞(0)

最近又遇到E_stackoverflow的问题,通过ROV工具查看了stackoverflow地址对应的线程是ti_ndk_config_Global_stackThread()。在创建工程时选了ndk模块,应用中没有创建ndk相关的线程,...

C6000™多核

C6678 EDMA多通道访问内存导致CPU响应中断延迟

C6000_Multicore阅读(260)赞(0)

C6678多核芯片开发过程中,使用多个EDMA通道同时访问内存的同时,发现定时器的中断间隔抖动比较大,CPU响应中断有一定的延迟,延迟时间跟EDMA访问数据量大小相关,是否是EDMA占用了总线,导致CPU等待总线导致的中断延迟?是否可以配置...

DSPC6657本身的PCISS 配置寄存器读写异常-TI中文支持网
C6000™多核

DSPC6657本身的PCISS 配置寄存器读写异常

C6000_Multicore阅读(283)赞(0)

Hi~ 各位管理好: 想请教一下,调试PCIE例程时,寄存器gpPCIE_app_regs、gpPCIE_CAP_implement读写里面的值时,程序跑死是什么原因?添加gel文件没改善。 用的自己画的板子,跑SPI例程正常,用两块板子F...