关于C6678 DDR3 Leveling 问题
在公司项目中,采用TI C6678 + 4片DDR3芯片(MT41K256M16HA 125IT)。在初始化DDR3时,按照文档《DDR3 Register Calc v4.xlsx》、《DDR3 PHY Calc v11.xlsx》计算的...
在公司项目中,采用TI C6678 + 4片DDR3芯片(MT41K256M16HA 125IT)。在初始化DDR3时,按照文档《DDR3 Register Calc v4.xlsx》、《DDR3 PHY Calc v11.xlsx》计算的...
您好! 在学习K1_STK_v1.1中Memory_Test例程时有2个地方存在疑惑,还望赐教。 1.函数KeyStone_PLL_init对DDR3的PLL进行初始化时,PLL_CTL1中PLLRESET的位置定义与C667...
硬件:6678的SGMII0,SGMII1接两个PYH芯片 我有以下两个问题请教大家: 1.6678的SGMII0,SGMII1接两个PYH芯片,现在给两个网口指定两个静态IP,使用 SYS/BIOS ,应该怎么做呢? 2.CPU怎么区分是...
在论坛里看了下不止我一个人遇到bios下二级中断无法响应的问题,ti工程师能不能出个基于bios的例程呀,还有请帮我看一下我的二级中断为什么无法响应 求帮忙 Nancy Wang: 看代码部分两级中断的映射跟你的需求应该是匹配的。 再查一下...
我想使用EDMA3搬运数据完成中断来通知DSP处理数据,在参考CIC文档和ti维基百科后,使用Cpintc接口函数在bios中动态创建中断,ccs版本为5.3,xdc版本为3.25.2.70。 使用EDMA3控制器1 通道24,normal...
DSP6678通过HWI得到FPGA发来的数据,再通过TCP发送给上位机。 上位机收到的字节数不会少,但是收到的数据会随机丢,而且某些数据会重复。 程序中有一段,涉及一个rc的参数,不知道什么意思,会不会对传输有影响。 谢谢。 下面是有rc...
你好, 我使用两块C6678 (A发送给B)使用SRIO 2.5Gbps 2x 互连,初始化出现了以下问题: 1、重复上电重启操作,大约每2000次B出现一次 input error-stopped问题; 2、请问可以使用B发送维护包给A,...
我用的是CCSV7.4,安装了BIOS-MCSDK 软件包 bios_mcsdk_02_01_02_06_setupwin32.exe ,又下载安装了SYS/BIOS 6.73.01.01 – (Recomm...
大家好!初来乍到,请大家多多指教!我使用6678时遇到一个问题。 我用的软件环境是CCS5.3,板子是6678开发板,想利用6678的硬件内存保护机制,保护我们的代码。 对于共享外存(地址空间0x0c000000~0x0c400000),我...
DSP6670,6678,在NDK的基础上进行了修改。FPGA通过SRIO把数据送给DSP,DSP通过配置HWI获得FPGA端的数据,然后通过UDP发送数据到上位机,但是发送若干包后上位机就收不到数据了。检查sendto有返回值,应该是把数...