TI中文支持网
TI专业的中文技术问题搜集分享网站

DS90UB933-Q1 PCLK时钟配置

背景:设计了一款摄像头,方案是Sensor+ ISP + SERDES(933),晶振放在ISP上,933的时钟PCLK由ISP提供;

不良现象:通过933对摄像头进行固件烧写或者升级,会出现烧写不了。

                  如果Flash是空白的无参数情况下,ISP无PCLK输出,这个时候会出现914的LOCK信号不稳定,烧写失败;有PCLK了,LOCK信号就稳定了(同一硬件测试结果);

                 FLASH有参数,但是进行升级了,把FLASH中的内容擦除掉后,ISP无PCLK输出,也会出现914的LOCK信号不稳定,升级不成功;(如附件波形);

问题:1、为什么会出现上述现象;

            2、933稳定通信是否一定PCLK?

Kailyn Chen:

PCLK是pixel clock,是一定需要的呢。
datasheet中给出了两种参考时钟的接法,分别在7.4.1和7.4.2部分的介绍。可以详细看下。

www.ti.com/…/ds90ub933-q1.pdf
您现在的问题是,即使有PCLK,还会出现flash烧写失败的现象是吗?

Jingkun Wang:

回复 Kailyn Chen:

现在是在烧写时,会进行擦除动作,一旦擦除后,ISP就不输出PCLK给933,就导致了LOCK不稳定

Kailyn Chen:

回复 Jingkun Wang:

那使用外部晶振给933 提供PCLK,看是否能一直lock 稳定工作?

赞(0)
未经允许不得转载:TI中文支持网 » DS90UB933-Q1 PCLK时钟配置
分享到: 更多 (0)